a我考网

 找回密码
 立即注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

查看: 99|回复: 0

[信息系统监理师] 2011年计算机软件水平考试嵌入式系统设计师辅导笔记(29)

[复制链接]
发表于 2012-8-2 09:13:07 | 显示全部楼层 |阅读模式
  2、RAM存储器
/ a6 z! b' ]; e4 T" J  (1)SRAM 的特点:% y4 ]2 K( T9 L
  SRAM 表示静态随机存取存储器,只要供电它就会保持一个值,它没有刷新周期,由触发器构成基本单元,集成度低,每个SRAM 存储单元由6个晶体管组成,因此其成本较高。它具有较高速率,常用于高速缓冲存储器。7 s8 |  w$ Q, T" p3 T
  通常SRAM 有4种引脚:
, J' u5 l4 f5 L! m' {. K- o& a  CE:片选信号,低电平有效。
3 q5 S8 V6 v& k5 Y/ d  R/W:读写控制信号。
8 d$ ~; A. G  u6 N  ADDRESS:一组地址线。8 H% E, _5 i$ K, Q
  DATA:用于数据传输的一组双向信号线。
# P; O# R; y  h8 l" r  |8 c( s# Y  (2)DRAM 的特点:
! t; j1 {6 ?( K! v$ S1 \" ~  DRAM 表示动态随机存取存储器。这是一种以电荷形式进行存储的半导体存储器。它的每个存储单元由一个晶体管和一个电容器组成,数据存储在电容器中。电容器会由于漏电而导致电荷丢失,因而DRAM* W# [0 E$ }" }! ~
  器件是不稳定的。它必须有规律地进行刷新,从而将数据保存在存储器中。7 P# V# Z6 e4 w& [9 \6 p+ O' P1 \
  DRAM 的接口比较复杂,通常有一下引脚:. M# X% K# X4 t* I
  CE:片选信号,低电平有效。
) O  A2 Z" Q* G* r4 ~! h: r0 V. J  T  R/W:读写控制信号。
1 ]( d" r$ K; x& O  E  RAS:行地址选通信号,通常接地址的高位部分。8 A3 c  J- L! t3 q4 I! V* M& A- X
  CAS:列地址选通信号,通常接地址的低位部分。
% ]9 K  w8 d8 ~3 P0 F  ADDRESS:一组地址线。7 [$ t/ }6 O, K0 w' ?; J9 n
  DATA:用于数据传输的一组双向信号线。
4 [" s" Q. T  ?  (3)SDRAM 的特点:6 O' a) W6 ~0 m: i  @+ |5 r5 e3 ^
  SDRAM 表示同步动态随机存取存储器。同步是指内存工作需要同步时钟,内部的命令发送与数据的传输都以它为基准;动态是指存储器阵列需要不断的刷新来保证数据不丢失。它通常只能工作在133MHz的主频。2 E5 o# Z/ F0 Z
  (4)DDRAM 的特点
9 Z- x5 y! Z4 ]( \4 S% X2 k! P  DDRAM 表示双倍速率同步动态随机存取存储器,也称DDR。DDRAM 是基于SDRAM 技术的,SDRAM 在一个时钟周期内只传输一次数据,它是在时钟的上升期进行数据传输;而DDR 内存则是一个时钟周期内传输两次次数据,它能够在时钟的上升期和下降期各传输一次数据。在133MHz 的主频下,DDR内存带宽可以达到133×64b/8×2=2.1GB/s。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

Archiver|手机版|小黑屋|Woexam.Com ( 湘ICP备18023104号 )

GMT+8, 2024-5-7 21:28 , Processed in 0.269978 second(s), 21 queries .

Powered by Discuz! X3.4 Licensed

© 2001-2017 Comsenz Inc.

快速回复 返回顶部 返回列表